... welche Firmware hat Deine CPU? Ist es nicht so, dass der Rückwandbus mit aktueller FW nun auch taktsynchron ist?
Oder übersehe ich da was bei Deiner CPU?
Hallo zusammen,
ich bin auf der Suche nach einer Möglichkeit, 2 Inkrementalgeber und 2 Absoluwertgeber synchron einzulesen.
Als Hardware habe ich eine 1512SP 1 PN zur Verfügung.
Die beiden Absolutwertgeber unterstützen Profinet-IRT und sind schon erfolgreich woanders im Einsatz.
Die beiden Inkrementalgeber geben 24V HTL-Signale mit max. 16 kHz aus.
Die Herausforderung ist nun, dass ich die beiden Inkrementalgeber synchron zueinander mit einem Jitter < 20µs einlesen muss.
Zwischen den Inkrementalgebern und den Absolutwertgebern muss der Jitter < 1ms betragen.
Zum Einlesen der Inkrementalgeber habe ich 2 Stk. TM COUNT 1x24V (6ES7138-6AA01-0BA0) am Tisch. Die Module unterstützen Taktsynchronisation, allerdings funktioniert das nicht, wenn ich die Baugruppen direkt neben der CPU 1512SP stecke, sondern ich müsste zusätzlich eine IM155-6 HF/2 (6ES7155-6AU01-0CN0) verbauen (was Platz braucht und unnötig Geld kostet).
Kennt jemand eine andere Möglichkeit, Inkrementalgeber platzsparend synchron abzutasten?
Mir wäre schon geholfen, wenn ich eine Baugruppe finde, welche die Inkrementalgeber mit dem geforderten Jitter abtastet und dann im 1 ms-Takt auf Profinet sendet. Kennt jemand so etwas?
Gibt es kompakte Encoder mit Profinet-IRT-Interface die ich statt der Inkrementalgeber einsetzen kann? Die klasseschen 58mm-Geber mit den 3 M12-Steckern haben nicht Platz.
Bitte um Info.
lg
... welche Firmware hat Deine CPU? Ist es nicht so, dass der Rückwandbus mit aktueller FW nun auch taktsynchron ist?
Oder übersehe ich da was bei Deiner CPU?
... anbei zumindest die Doku hierzu:
https://support.industry.siemens.com...6/130205484555
Voraussetzungen
- S7-1500 CPU ab Firmware V2.6 (ohne Kompakt-CPUs und ohne S7-1500R/H CPUs)
- STEP 7 (TIA Portal) ab V15.1
- Taktsynchrone Module zentral gesteckt
- ...
Danke. Die Antwort geht leider völlig an der Fragestellung vorbei und offenbar kennst du die besagten Details der S7-Hardware nicht.
Die Firmware-Freigabe für 2.6
https://support.industry.siemens.com...view/109761522
gibt es die Angaben
Da Siemens auch im TIA-Portal sehr erpciht darauf ist, zwischen S7-1500 und ET200-CPUs zu unterscheiden ist die Sache an dieser Stelle bereits klar.Neue Funktionen mit Firmware V2.6 für SIMATIC S7-1500 CPUs und ET 200 CPUs:
.......
Neue Features mit Firmware V2.6 für S7-1500 CPUs (nicht S7-1500C, S7-1500R/H):
Taktsynchronität kann auch für Module projektiert werden, die im zentralen Aufbau neben der S7-1500 CPU gesteckt sind. Damit lassen sich z.B. folgende Funktionen realisieren: ....
10 Minuten Projektierungsarbeit im TIA Portal zeigen, dass sich das Thema Taktsynchronität bei der 1512SP nicht aktivieren lässt. Ende.
Zurück zum Thema:
Wechseln zur ET200MP Bauform ist platzmäßig nicht möglich, außerdem ist die Kombination 1513 + TM Count 2x 24V preislich noch immer wesentlich schlechter als die Anbidnung von 2xTM COUNT 1x24V per IM155-6 PN HF/2 an die 1512SP - und da wir Serien bauen sind auch wenige 100 EUR ein Thema. Zudem würde ich einen IRT-tauglichen Profinet-Port verlieren.
Auch die Variante, die Encoder über CU320-2 mit SMC-Modulen einzulesen ist preislich einfach uninteressant.
Gibt es sonst keine Alternativen im S7-Umfeld? Bei B&R X20 und Ethernet Powerlink musste ich über sowas nicht mal nachdenken, da konnte man die IRT-Geschichte nicht mal ausschalten........
Gruß
Ralle
... there\'re 10 kinds of people ... those who understand binaries and those who don\'t …
and the third kinds of people … those who love TIA-Portal
Bookmarks