Dotzi
Level-1
- Beiträge
- 225
- Reaktionspunkte
- 37
-> Hier kostenlos registrieren
Hallo,
Bei einer CPU mit integrierter DP-Schnittstelle kann ich mit SFC14/SFC15 Daten konsistent in einem Slave lesen bzw. schreiben.
Wenn ein CP342-5 verwendet wird, werden die Bausteine FC1/FC2 zur Kommunikation verwendet. Dabei geht aber die Sicherheit der konsistenten Datenübermittlung verloren, weil FC1/FC2 durch einen OB mit höherer Priorität unterbrochen werden können.
Wie kann ich bei Verwendung eines Cp342-5 trotzdem konsistent in einem Slave gelesen bzw geschrieben werden und dieses auch an die CPU übermittelt werden?
Bei einer CPU mit integrierter DP-Schnittstelle kann ich mit SFC14/SFC15 Daten konsistent in einem Slave lesen bzw. schreiben.
Wenn ein CP342-5 verwendet wird, werden die Bausteine FC1/FC2 zur Kommunikation verwendet. Dabei geht aber die Sicherheit der konsistenten Datenübermittlung verloren, weil FC1/FC2 durch einen OB mit höherer Priorität unterbrochen werden können.
Wie kann ich bei Verwendung eines Cp342-5 trotzdem konsistent in einem Slave gelesen bzw geschrieben werden und dieses auch an die CPU übermittelt werden?